当前位置:智联科技 > 技术交流 > 正文

抗电磁干扰的措施

为增加系统抗电磁干扰能力采取如下措施:
1、减小来自电源噪声
    电源在向系统提供能源同时,也将其噪声加到所供电电源上。电路中微控制器复位线,中断线,以及其它一些控制线最容易受外界噪声干扰。电网上强干扰通过电源进入电路,即使电池供电系统,电池本身也有高频噪声。模拟电路中模拟信号更经受不住来自电源干扰。
2、注意印刷线板与元器件高频特性
    在高频情况下,印刷线路板上引线,过孔,电阻、电容、接插件分布电感与电容等不可忽略。电容分布电感不可忽略,电感分布电容不可忽略。电阻产生对高频信号反射,引线分布电容会起作用,当长度大于噪声频率相应波长1/20时,就产生天线效应,噪声通过引线向外发射。
3、元件布置要合理分区
    元件在印刷线路板上排列位置要充分考虑抗电磁干扰问题,原则之一是各部件之间引线要尽量短。在布局上,要把模拟信号部分,高速数字电路部分,噪声源部分这三部分合理地分开,使相互间信号耦合为最小。
4、 选用频率低微控制器:
    选用外时钟频率低微控制器可以有效降低噪声和提高系统抗干扰能力。同样频率方波和正弦波,方波中高频成份比正弦波多得多。虽然方波高频成份波幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生最有影响高频噪声大约是时钟频率3倍。
5、用好去耦电容。
    好高频去耦电容可以去除高到1GHZ高频成份。陶瓷片电容或多层陶瓷电容高频特性较好。设计印刷线路板时,每个集成电路电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路蓄能电容,提供和吸收该集成电路开门关门瞬间充放电能;另一方面旁路掉该器件高频噪声。数字电路中典型去耦电容为0.1uf去耦电容有5nH分布电感,它并行共振频率大约在7MHz左右,也就是说对于10MHz以下噪声有较好去耦作用,对40MHz以上噪声几乎不起作用。